天堂888-欧美黄色小说-熟睡侵犯の奶水授乳在线-初尝情欲h名器av-亚洲天堂免费视频-日韩五十路-免费在线国产-国产又大又黄又粗-久草导航-色播导航-亚洲免费资源-熟女一区二区三区视频-亚洲美女视频在线-亚洲成人福利视频-婷婷精品在线-亚洲综合p-中文字幕 日本-亚洲骚片-亚洲自拍偷拍网-国产农村妇女精品一区二区-午夜中出-久久精品国产精品亚洲毛片-91精品毛片-99爱视频在线-狠狠操亚洲-美女让人操-里番本子纯肉侵犯肉全彩无码-999偷拍

DSP+FPGA實時信號處理系統的設計[1]

互聯網技術 責任編輯:luxixi77 2010-11-30

摘要:實時信號處理系統要求必須具有處理大數據量的能力,以保證系統的實時性;其次對系統的體積、功耗、穩定性等也有較嚴格的要求。實時信號處理算法中經常用到對圖象的求和、求差運算,二維梯度運算,圖象分割及區域特征提取等不同層次、不同種類的處理。其中有的運算本身結構比較簡單,但是數據量大,計算速度要求高;有些處理對速度并沒有

  實時信號處理系統要求必須具有處理大數據量的能力,以保證系統的實時性;其次對系統的體積、功耗、穩定性等也有較嚴格的要求。實時信號處理算法中經常用到對圖象的求和、求差運算,二維梯度運算,圖象分割及區域特征提取等不同層次、不同種類的處理。其中有的運算本身結構比較簡單,但是數據量大,計算速度要求高;有些處理對速度并沒有特殊的要求,但計算方式和控制結構比較復雜,難以用純硬件實現。因此,實時信號處理系統是對運算速度要求高、運算種類多的綜合性信息處理系統。

  1 信號處理系統的類型與常用處理機結構

  根據信號處理系統在構成、處理能力以及計算問題到硬件結構映射方法的不同,將現代信號處理系統分為三大類:

  ·指令集結構(ISA)系統。在由各種微處理器、DSP處理器或專用指令集處理器等組成的信號處理系統中,都需要通過系統中的處理器所提供的指令系統(或微代碼)來描述各種算法,并在指令部件的控制下完成對各種可計算問題的求解。

  ·硬連線結構系統。主要是指由專用集成電路(ASIC)構成的系統,其基本特征是功能固定、通常用于完成特定的算法,這種系統適合于實現功能固定和數據結構明確的計算問題。不足之處主要在于:設計周期長、成本高,且沒有可編程性,可擴展性差。

  ·可重構系統。基本特征是系統中有一個或多個可重構器件如(FPGA),可重構處理器之間或可重構處理器與ISA結構處理器之間通過互連結構構成一個完整的計算系統。

  從系統信號處理系統的構成方式來看,常用的處理機結構有下面幾種:單指令流單數據流(SISD)、單指令流多數據流(SIMD)、多指令流多數據流(MIMD)。

  ·SISD結構通常由一個處理器和一個存貯器組成,它通過執行單一的指令流對單一的數據流進行操作,指令按順序讀取,數據在每一時刻也只能讀取一個。弱點是單片處理器處理能力有限,同時,這種結構也沒有發揮數據處理中的并行性潛力,所以在實時系統或高速系統中,很少采用SISD結構。

  · SIMD結構系統由一個控制器、多個處理器、多個存貯模塊和一個互連網絡組成。所有“活動的”處理器在同一時刻執行同一條指令,但每個處理器執行這條指令時所用的數據是從它本身的存儲模塊中讀取的。對操作種類多的算法,當要求存取全局數據或對于不同的數據要求做不同的處理時,它是無法獨立勝任的。另外,SIMD 一般都要求有較多的處理單元和極高的I/O吞吐率,如果系統中沒有足夠多的適合SIMD 處理的任務,采用SIMD 是不合算的。

  · MIMD結構就是通常所指的多處理機,典型的MIMD系統由多臺處理機、多個存儲模塊和一個互連網絡組成,每臺處理機執行自己的指令,操作數也是各取各的。MIMD結構中每個處理器都可以單獨編程,因而這種結構的可編程能力是最強的。但由于要用大量的硬件資源解決可編程問題,硬件利用率不高。

  2 DSP+ASIC結構

  隨著大規模可編程器件的發展,采用DSP+ASIC結構的信號處理系統顯示出了其優越性,正逐步得到重視。與通用集成電路相比,ASIC芯片具有體積小、重量輕、功耗低、可靠性高等幾個方面的優勢,而且在大批量應用時,可降低成本。

  現場可編程門陣列(FPGA)是在專用ASIC的基礎上發展出來的,它克服了專用ASIC不夠靈活的缺點。與其他中小規模集成電路相比,其優點主要在于它有很強的靈活性,即其內部的具體邏輯功能可以根據需要配置,對電路的修改和維護很方便。目前,FPGA的容量已經跨過了百萬門級,使得FPGA成為解決系統級設計的重要選擇方案之一。

  DSP+FPGA結構最大的特點是結構靈活,有較強的通用性,適于模塊化設計,從而能夠提高算法效率;同時其開發周期較短,系統易于維護和擴展,適合于實時信號處理。

  實時信號處理系統中,低層的信號預處理算法處理的數據量大,對處理速度的要求高,但運算結構相對比較簡單,適于用FPGA進行硬件實現,這樣能同時兼顧速度及靈活性。高層處理算法的特點是所處理的數據量較低層算法少,但算法的控制結構復雜,適于用運算速度高、尋址方式靈活、通信機制強大的DSP芯片來實現。

  3 線性流水陣列結構

  在我們的工作中,設計并實現了一種實時信號處理結構。它采用模塊化設計和線性流水陣列結構。

[1]  [2]  

更多資料
更多課程
更多真題
溫馨提示:因考試政策、內容不斷變化與調整,本網站提供的以上信息僅供參考,如有異議,請考生以權威部門公布的內容為準!

通信工程師備考資料免費領取

去領取

專注在線職業教育25年

信息系統項目管理師

信息系統項目管理師

信息系統項目管理師

!
咨詢在線老師!