摘要:if(reset)counter0=0;elsecounter0=counter0+1;always@(posedgeclk)begincounterreg0<=counter0;if(counterreg0==4''b1111)outreg0<=1;elseoutreg0<=0;endassigncounter1=counterreg1+outreg0;always@(posedgeclk)begincounterreg1<=
if (reset)
counter0 = 0;
else
counter0 = counter0 + 1;
always @(posedge clk)
begin
counterreg0 <= counter0;
if (counterreg0 == 4'b1111)
outreg0 <= 1;
else
outreg0 <= 0;
end
assign counter1 = counterreg1 + outreg0;
always @(posedge clk)
begin
counterreg1 <= counter1;
if (counterreg1 == 4'b1111)
out <= 1;
else
out <= 0;
end
lflhust 寫的程序沒有達到邏輯拆分的目的,原因很簡單,那個程序綜合后生成的電路的流水線深度還是1。zf0579那個程序的流水線深度才是2,達到了拆分的目的。 作邏輯的出發點不是寫HDL代碼,而是在寫代碼前腦子里面要有你需要實現的邏輯的電路結構。
作邏輯的出發點不是寫HDL代碼,而是在寫代碼前腦子里面要有。你需要實現的邏輯的電路結構。
通信工程師備考資料免費領取
去領取
專注在線職業教育25年